NE555介紹,時基集成電路
NE555 (Timer IC)為(wei) 8腳時基集成電路,大約在1971年由Signetics Corporation發布,在當時是唯一非常快速且商業(ye) 化的Timer IC。NE555體(ti) 積小、重量輕、穩定可靠,操作電源範圍大,輸出端的供給電流能力強,計時精確度高,溫度穩定度佳,且價(jia) 格便宜 。555定時器是一種應用極為(wei) 廣泛的中規模集成電路,該電路使用靈活、方便,隻需外接少量的阻容原件就可以構成單穩、多諧和施密特觸發器。因而廣泛用於(yu) 信號的產(chan) 生、變換、控製和檢測。
1腳:外接電源負極或接地(GND)。
2腳:TR觸發輸入。
3腳:輸出端(OUT或Vo)。
4腳:RD複位端,移步清零且低電平有效,當接低電平時,不管TR、TH輸入什麽(me) ,電路總是輸出“0”。要想使電路正常工作,則4腳應與(yu) 電源相連。
5腳:控製電壓端CO(或VC)。若此端外接電壓,則可改變內(nei) 部兩(liang) 個(ge) 比較器的基準電壓,當該端不用時,應將該端串入一隻0.01μF電容接地,以防引入幹擾。
6腳:TH高觸發端(閾值輸入)。
7腳:放電端。
8腳:外接電源VCC(VDD)。
(2)555功能介紹
555定時器的功能主要是由兩(liang) 個(ge) 比較器C1和C2的工作狀況決(jue) 定的。由圖1可知,當V6》VA、V2》VB時,比較器C1的輸出VC1=0、比較器C2的輸出VC2=1,基本RS觸發器被置0,TD導通,同時VO為(wei) 低電平。
當V6《VA、V2》VB時,VC1=1、VC2=1,觸發器的狀態保持不變,因而TD和輸出的狀態也維持不變。
當V6《VA、V2《VB時,VC1=1、VC2=0,故觸發器被置1,VO為(wei) 高電平,同時TD截止。
這樣我們(men) 就得到了表1 555定時器的功能表。
2、占空比可調的方波信號發生器
(1)占空比可調的方波信號發生器電路圖
圖2 利用555定時器設計方波電路原理圖
(2)占空比可調的方波信號發生器分析
3、實驗數據
(1)仿真電路圖
圖3 MulTIsim電路圖
(2)仿真電路結果
圖4 占空比為(wei) 50%的方波波形
圖5 占空比小於(yu) 50%的方波波形
圖6 占空比大於(yu) 50%的方波波形
4立創EDA
原理圖
PCB原理圖
畫PCB注意事項:
a.原理圖線路不能有交叉;
b.線寬和間距設為(wei) 0.762,更容易導通信號
c.飛線不能從(cong) 電容下方走過
d.飛線不能成90°
原由:直角這個(ge) 位置PCB線的寬度發生了變化(那阻抗就會(hui) 發生變化),會(hui) 產(chan) 生EMI幹擾,即電磁幹擾。
直角位會(hui) 產(chan) 生寄生電容,影響信號質量(影響最大的就是時鍾信號的上升時間和下降時間)
1、給電源鋪銅可以過更大電流
2、給地鋪銅可以減小信號阻抗的作用
3、晶振底下鋪銅,防止晶振高速信號對周圍信號產(chan) 生幹擾。
4、網格銅(高速信號),實心銅(走大電流)
在NE555三號引腳(輸出腳)需要放入排針的目的是為(wei) 了讓示波器觀察它