18luck网站

18luck网站電子設計 | 18luck网站Rss 2.0 會員中心 會員注冊
搜索: 您現在的位置: 18luck网站 >> 18luck平台 >> 嵌入式係統 >> ARM >> 正文

ARM處理器複位

作者:佚名    文章來源:本站原創    點擊數:    更新時間:2017-9-7
     當nRESET信號被拉低時(一般外部複位引腳電平的變化和芯片的其它複位源會改變這個內核信號),ARM7TDMI處理器放棄正在執行的指令。
在複位後,除PC和CPSR之外的所有寄存器的值都不確定。
     當nRESET信號再次變為高電平時,ARM處理器執行下列操作:
     1.強製M[4:0]變為b10011(管理模式);
     2.置位CPSR中的I和F位;
     3.清零CPSR中的T位;
     4.強製PC從地址0x00開始對下一條指令進行取指;
     5.返回到ARM狀態並恢複執行 。
Tags:ARM處理器,ARM處理器複位  
責任編輯:admin
  • 上一篇文章:
  • 下一篇文章: 沒有了
  • 相關文章列表
    ARM處理器異常模式
    請文明參與討論,禁止漫罵攻擊,不要惡意評論、違禁詞語。 昵稱:
    1分 2分 3分 4分 5分

    還可以輸入 200 個字
    [ 查看全部 ] 網友評論
    關於我們 - 聯係我們 - 廣告服務 - 友情鏈接 - 網站地圖 - 版權聲明 - 在線幫助 - 文章列表
    返回頂部
    刷新頁麵
    下到頁底
    晶體管查詢