18luck网站

18luck网站電子設計 | 18luck网站Rss 2.0 會員中心 會員注冊
搜索: 您現在的位置: 18luck网站 >> 18luck平台 >> 振蕩信號電路 >> 正文

LC並聯諧振電路分析方法及思路

作者:佚名    文章來源:本站原創    點擊數:    更新時間:2018-12-27

 LC並聯諧振電路是一個(ge) 常用電路。如下圖所示是LC並聯諧振電路,電容和電感並聯構成LC並聯諧振電路。

LC並聯諧振電路 LC並聯諧振電路


  LC並聯諧振電路特性比較複雜,在眾(zhong) 多的特性中首先需要掌握它的阻抗特性,如下圖所示是LC並聯諧振電路阻抗特性曲線。

LC並聯諧振電路阻抗特性曲線 

  1.諧振時阻抗特性理解方法LC並聯諧振電路工作原理分析需要分成三個(ge) 頻點、頻段進行,即諧振時、輸入信號頻率高於(yu) 諧振頻率和輸入信號頻率低於(yu) 諧振頻率。

  當輸入信號頻率等於(yu) 諧振頻率時,電路發生諧振,LC並聯諧振電路的阻抗處於(yu) 最大狀態,且可等效一隻純電阻,此時流過整個(ge) 諧振電路的信號電流最小。電路中分析中,這一點最為(wei) 重要。

  記住一點:LC並聯諧振電路的阻抗特性與(yu) LC串聯諧振電路的阻抗恰好相反,在記住了一種電路的阻抗特性後就能方便記住另一種電路阻抗特性。

  2.電路失諧時阻抗特性理解方法當輸入信號頻率高於(yu) 或低於(yu) 諧振頻率時,LC並聯電路處於(yu) 失諧狀態,電路阻抗都比諧振時小。

  當頻率高於(yu) 諧振頻率時,LC並聯電路阻抗下降,且等效成一隻電容,因為(wei) 頻率升高電容C1容抗下降,電感L1感抗升高,在並聯電路中起主要作用的是阻抗小的元器件,所以這時阻抗下降的同時等效成一隻電容。

  當頻率低於(yu) 諧振頻率時,LC並聯電路阻抗也是下降,但是等效成一隻電感,因為(wei) 頻率降低電容C1容抗增大,電感L1感抗下降,在並聯電路中起主要作用的是阻抗小的電感L1,所以這時阻抗下降的同時等效成一隻電感。

  3.電路分析中的細節掌握從(cong) LC並聯諧振電路阻抗特性曲線中可以看出,在頻率為(wei) f0頻點處諧振電路阻抗為(wei) 最大,頻率高於(yu) 或低於(yu) f0時阻抗都在下降,對信號的處理強度弱於(yu) 在頻率為(wei) f0時情況,頻率愈是高於(yu) 或低於(yu) f0時,阻抗愈小,LC並聯諧振電路對信號處理的能力愈來愈弱,在電路分析中要意識到這一點。

Tags:並聯諧振,LC並聯諧振電路,LC並聯  
責任編輯:admin
請文明參與討論,禁止漫罵攻擊,不要惡意評論、違禁詞語。 昵稱:
1分 2分 3分 4分 5分

還可以輸入 200 個字
[ 查看全部 ] 網友評論
關於我們 - 聯係我們 - 廣告服務 - 友情鏈接 - 網站地圖 - 版權聲明 - 在線幫助 - 文章列表
返回頂部
刷新頁麵
下到頁底
晶體管查詢