18luck网站

18luck网站電子設計 | 18luck网站Rss 2.0 會員中心 會員注冊
搜索: 您現在的位置: 18luck网站 >> 18luck平台 >> 電子元器件 >> 正文

74ls373引腳圖及功能

作者:佚名    文章來源:本站原創    點擊數:    更新時間:2016-10-27

74ls373工作原理簡述:

(1).1腳是輸出使能(OE),是低電平有效,當1腳是高電平時,不管輸入3、4、7、8、13、14、17、18如何,也不管11腳(鎖存控製端,G)如何,輸出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈現高阻狀態(或者叫浮空狀態);

(2).當1腳是低電平時,隻要11腳(鎖存控製端,G)上出現一個(ge) 下降沿,輸出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈現輸入腳3、4、7、8、13、14、17、18的狀態.

    鎖存端LE 由高變低時,輸出端8 位信息被鎖存,直到LE 端再次有效。 當三態門使能信號OE為(wei) 低電平時,三態門導通,允許Q0~Q7輸出,OE為(wei) 高電平時,輸出懸空。

74LS373結構原理圖 

單片機係統中常用的地址鎖存器芯片74LS373以及coms的74hc373。是帶三態緩衝(chong) 輸出的8D觸發器,其引腳圖與(yu) 結構原理圖、電路連接圖如下:

74ls373引腳圖 


74LS373引腳圖,內(nei) 部結構原理圖電路連接圖

E
G
功  能
0
0
直通Qi = Di
0
1
保持(Qi保持不變)
1
X
輸出高阻
                        74LS373功能表
E G D Q   
L H H H   
L H L L   
L L X Q 
上表是74LS373的真值表,表中:
       L——低電平;
       H——高電平;
       X——不定態;
       Q0——建立穩態前Q的電平;
      G——輸入端,與8031ALE連高電平:暢通無阻低電平:關門鎖存。圖中OE——使能端,接地。
      當G=“1”時,74LS373輸出端1Q—8Q與輸入端1D—8D相同;
      當G為下降沿時,將輸入數據鎖存。
Tags:74ls373引腳圖,74373  
責任編輯:admin
相關文章列表
沒有相關文章
請文明參與討論,禁止漫罵攻擊,不要惡意評論、違禁詞語。 昵稱:
1分 2分 3分 4分 5分

還可以輸入 200 個字
[ 查看全部 ] 網友評論
關於我們 - 聯係我們 - 廣告服務 - 友情鏈接 - 網站地圖 - 版權聲明 - 在線幫助 - 文章列表
返回頂部
刷新頁麵
下到頁底
晶體管查詢