三分頻電路介紹
電路一
圖2是3分頻電路,用JK-FF實現3分頻很方便,不需要附加任何邏輯電路就能實現同步計數分頻。但用D-FF實現3分頻時,必須附加譯碼反饋電路,如圖2所示的譯碼複位電路,強製計數狀態返回到初始全零狀態,就是用NOR門電路把Q2,Q1=“11B”的狀態譯碼產(chan) 生“H”電平複位脈衝(chong) ,強迫FF1和FF2同時瞬間(在下一時鍾輸入Fi的脈衝(chong) 到來之前)複零,於(yu) 是Q2,Q1=“11B”狀態僅(jin) 瞬間作為(wei) “毛刺”存在而不影響分頻的周期,這種“毛刺”僅(jin) 在Q1中存在,實用中可能會(hui) 造成錯誤,應當附加時鍾同步電路或阻容低通濾波電路來濾除,或者僅(jin) 使用Q2作為(wei) 輸出。D-FF的3分頻,還可以用AND門對Q2,Q1譯碼來實現返回複零。
電路二
如圖所示是由雙上升沿J - K觸發器74HC109與(yu) 雙下降沿J - K觸發器74HC113組成的三分頻電路,利用該電路可以得到對稱的分頻輸出。
三分頻電路,在電路圖中,在一般的利用常規計數器對數字脈衝(chong) 進行奇數分頻時,即使輸入是對稱信號, 輸出也得不到占空比為(wei) 50%的分頻輸出,其原因是內(nei) 部觸發器采用的是統一的上升沿(或下降沿)進行觸發。在本例中,利用- K觸發器D1、D2分別由不同的時鍾沿觸發這一特性,將DI、D2與(yu) D4結合起來可以得到占空比為(wei) 50%的分頻輸出。再與(yu) D3組合,就可以構成對稱輸出的三分頻電路。
電路三
如圖所示為(wei) 對稱輸出的=三分頻電路。在~般的利用常規計數器對數字脈衝(chong) 進行奇數分頻時,即使輸入是對稱信號,輸出也得不到占空比為(wei) 50%的分頻輸山,其原因是內(nei) 部觸發器采用的是統一的上升沿(或下降沿)進行觸發。為(wei) 了解決(jue) 此問題,可以利用一個(ge) J和K分別由不同時鍾沿觸發的JK觸發器,如圖(a)所示。該電路內(nei) 部由兩(liang) 個(ge) JK觸發器和“個(ge) RS觸發器構成,其等效J端由CLH觸發,而等效K端由CLL端觸發,其餘(yu) 功能與(yu) ~般的JK觸發器相同。將圖(a)作為(wei) 個(ge) 單元與(yu) 一個(ge) 常規的D觸發器組合,並在時鍾端加上反相器,可以構成對稱輸出的三分頻電路,如圖(b)所示。圖(C)是一個(ge) 實際應用電路。圖中因為(wei) 采用了下降沿觸發的74LS113,所以省去了它與(yu) 74LS109時鍾端之間的反相器。電路74L S109和74LS113的-半構成圖(a)同樣功能的電路。而74LS113的另- *半 相當於(yu) 圖(b)的D觸發器